学習キット・教育設備 > 論理ゲート学習キット F1-4

論理ゲート学習キット F1-4
F1-4.jpg
F1-4(2).jpg

仕様概要

・のトレーニングシステムはデジタル電子回路実験で使用され、F1-4実験マニュアルに従って作り上げることができます。このシステムには、全部で57の推奨論理ゲート実験に対応するコンポーネントとともに構成されており、さらに多くの実験を自分自身でカスタマイズして設計することができます。

内容

1. ゴム製マトリックス・プラスチックボックス 1pc
2. ブロック 77pcs
3. リード 30pcs
4. 実験マニュアル 1pc

実験一覧(一部)

Ⅰ 基礎論理機能

1 OR論理ゲート
2 INVERT 論理ゲート
3 OR+INVERT 論理ゲート
4 NOR論理ゲート
5 2入力 NAND論理ゲート
6 AND-OR-INVERT論理ゲート

Ⅱ XORとその機能

1 XOP
2 半加算器・半減算器
3 バイナリコンパレータ
4 パリティジェネレータ

Ⅲ 加算器と減算器

1 半加算器、半減算器
2 全加算器の合計と全減算器の差
3 X + Y + CiのCo
4 全加算器と半減算器
5 2ビット 平行バイナリ加算器
6 4ビット バイナリ全加算器/2の補数
 4ビットバイナリ全減算器

Ⅳ 双安定またはフリップフロップ

1 NANDゲート付きR-Sフリップフロップ
2 ゲート付きR-Sフリップフロップ
3 Dフリップフロップ
4 ANDゲートJ-Kマスタースレーブフリップフロップ

Ⅴ バイナリカウンタ

1 バイナリリップルカウンタ
2 同期カウンタ
Ⅵ N分周カウンタと10進カウンタ

1 マドラス3カウンター
2 マドラス6カウンター
3 10進カウンタ2421
4 10進カウンタ8421
5 IC10進カウンタ
6 IC10分周カウンタ

Ⅶ シフトレジスタとリングカウンタ

1 シフトレジスタ
2 ICシフトレジスタ
3 5進リングカウンター
4 ツイストリングまたはジョンソンカウンター

Ⅷ パルス形成および整形/シュミットトリガ

1 トランジスタ安定
2 IC安定
3 パルスストレッチ
4 シュミットトリガ

Ⅸ ICタイマー-74122、74121および555

1 74122
2 74121
3 555タイマー

Ⅹ デコードとエンコード

1 デコード
2 エンコーディング10進数から超過3
3 7セグメントLEDディスプレイ付きBCDカウンター

Ⅺ ランダムアクセスメモリ(RAM)

1 2ビットランダムアクセスメモリ
2 64ビットIC RAM 7489

Ⅻ オペアンプ

1 アナログ電圧増倍器としてのオペアンプ
加算器としてのオペアンプ
電圧コンパレータとしてのオペアンプ
インテグレータ
可変PWジェネレータ

ⅩⅢ D / AおよびA / D変換

1 D/A変換
2 A/D変換

 

ⅩⅣ ブール代数

 

​ⅩⅤ 論理方程式​​
 

株式会社MCP JAPAN

〒874-0909

​大分県別府市田の湯町3-7

アライアンスタワー Z 7F

​メールのお問い合わせをご希望の方は、

以下のフォームからのお問い合わせください

営業時間:AM9:00~AM12:00, PM1:00~PM6:00

定休日:土日、祝祭日

TEL

FAX

0977-75-9782

  • Facebook Social Icon